National Semiconductor

Рис. 34.1

Тригери з рахунковим запуском зручні для поділу вхідний частоти, коли черговий вхідний імпульс змінює стан вихідного сигналу тригера. Оскільки в цьому випадку вхід для синхронізуючих імпульсів не задіяний, представлена схема (рис. 34.1) може використовуватися для логічних пристроїв з асинхронної передачею даних. Вона містить один операційний підсилювач, а діод CR2 забезпечує диференціацію позитивних рівнів сигналів перемикання на вході тригера. Для стану з низьким рівнем вихідного сигналу діод CR2 підтримує режим шунтування входу (-). Через резистор R3 позитивний рівень сигналу перемикання передається на вхід (+). B подібної ситуації рівень вихідного сигналу тригера стає високим і діод

CR2 замикається. При цьому через резистори R5 і R6, сумарний опір яких менше опору резистора R3, на вхід (-) подається великий за величиною позитивний сигнал перемикання, що призводить до зміни рівня вихідного сигналу тригера на низький.