На малюнку показана схема простого перетворювача послідовного коду в паралельний, зібрана на мікросхемі УСАПП 6402 (IC1). Вхідні сигнали по протоколу RS-232C мають рівні близько ± 12 В. Їх треба спочатку перетворити в стандартні логічні рівні 0-5 В і тільки після цього подати на послідовний вхід мікросхеми УСАПП IC1. Для перетворення вхідних сигналів у нормальні логічні рівні використовується найпростіший ключовий каскад, зібраний на транзисторі TR1 за схемою з загальним емітером. Він також забезпечує необхідну інверсію вхідного сигналу. Резистор R4 і конденсатор С1 формують на відповідному вході мікросхеми IC1 позитивний імпульс початкової установки при включенні живлення. Установкою відповідних рівнів на висновках 35-39 програмується формат слова. Комбінація, показана на малюнку, забезпечує наступний формат послідовного коду-1 стартовий біт, 8 біт даних, 1 стоповий біт, без біта контролю парності. Висновки 34 з'єднаний з шиною живлення +5 В, так що двійкова комбінація бітів конфігурації на висновках 35-39 записується в керуючий регістр IC1 декодовані байти даних в паралельному коді з'являються на висновках 5-12, а так як висновок 4 з'єднаний з шиною 0 В, то виходи мікросхеми не переходять в високоімпедансное стан і сигнали присутні на них постійно. У подібному випадку переклад виходів у високоімпедансное стан не потрібен, але при необхідності це забезпечується подачею сигналу відповідного логічного рівня на вивід 4 мікросхеми IC1.