На рис 923 наведена схема включення АЦП ADC0816/17, що реалізує простий інтерфейс з класичними мікропроцесорами типу Z80 Хоча архітектура мікропроцесора Z80 схожа з архітектурою INS8080, він використовує дещо інші лінії управління для здійснення читання і запису в режимі введення / виводу Для стробирования команд введення / виведення також застосовуються логічні схеми АБО-НЕ Однак мікропроцесор Z80 має зчитувальні (RD) і записуючі (WR) строби, які повинні комбінуватися з сигналом запиту на ввід / вивід (IOREQ) Висновок Start підключений до висновку OE Це запускає новий процес перетворення всякий раз, коли розряди даних лічені (Така конфігурація може виявитися корисною, якщо перетворювач повинен постійно перезапускатися нослезавершенія циклу попереднього перетворення) Адресний

розряд A6 використовується для управління стробом, за допомогою якого сигнал закінчення перетворення (EOC) надходить на шину даних для зчитування центральним процесором (Див «National Semiconductor», Application Note 258, 1994, p 607)

Рис 923

Примітка до рис Дчя учучшенія сумісності з ТТЛ схемами до КМОП входів можуть бути підключені підтягують резистори

Джерело: Ленк Д, 500 практичних схем на популярних ІС: Пер з англ – М: ДМК Пресс, – 44 с: Ил (Серія «Підручник»)