АЦП

Примітка до рис Для учучшенія сумісності з ТТЛ схемами до КМОП входів можуть бути підключені подтя / івающіе резистори

На рис 924 наведена схема включення АЦП ADC0816/17, що дозволяє дешифрировать адресні розряди інтерфейсу мікропроцесора Z80 Шестіразрядний цифровий компаратор використовується для дешифрування сигналів на шинах з A4 по A7 і IOREQ За допомогою двох логічних схем АБО-НЕ здійснюється управління входами ALE / START (Дозвіл зчитування адреси / Запуск) і OE (Дозвіл виходу) Робота етоі схеми […]

На рис 925 наведена схема включення АЦП ADC0816/17, яка впроваджує інтерфейс МП NSC800 з частковим дешифруванням Цей інтерфейс аналогічний інтерфейсу МП 8080, хоча їх тимчасові характеристики істотно різняться NSC800 устанавшвает вісім молодших адресних розрядів на шину адреси / даних на початку кожного циклу При вибірці з памяті розряди

На рис 923 наведена схема включення АЦП ADC0816/17, що реалізує простий інтерфейс з класичними мікропроцесорами типу Z80 Хоча архітектура мікропроцесора Z80 схожа з архітектурою INS8080, він використовує дещо інші лінії управління для здійснення читання і запису в режимі введення / виводу Для стробирования команд введення / виведення також застосовуються логічні схеми АБО-НЕ Однак мікропроцесор Z80 […]

На рис 96 представлена ​​схема включення ИС ADC0816/17, яка використовується для аналого-цифрового перетворення абсолютних величин сигналів У цьому випадку значення вихідних сигналів датчика не повязані з іншими напругами і, на відміну від датчика відносних величин, важливо саме абсолютне значення вихідного сигналу Тому джерело опорного напруги повинен мати достаточнуюточностьдля правильного визначення абсолютної величини вихідного сигналу датчика […]

На рис 914 і 915 наведено дві стандартні схеми буферизації (проміжного узгодження діапазонів сигналів і импедансов) для АЦП Можливі три основних діапазону рівнів вхідного сигналу:

На рис 919 і 920 приведені робочі алгоритми інтерфейсу АЦП / МП для режиму управління переривань і режиму введення / виводу Кожен з цих алгоритмів

На рис 912 представлена ​​схема підключення АЦП ADC0816 17, що забезпечує вісім диференціальних входів, що реалізуються з використанням програмного забезпечення Всі 16 каналів поділені на пари позитивних і негативних входів Керуюча логічна схема (або мікропроцесор) підключає кожен канал диференціальної пари, зчитує обидва результату перетворення, а потім виробляє і \ віднімання Для виконання одного диференціального перетворення […]

На рис 93 показаний АЦП ADC0816/17 з внутрішнім 16-канальним мультиплексором (комутатором), розроблений для застосування в системах сбораданних У табл 92 представлені коди вибору каналу мультиплексора, а на рис 94 – часові діаграми роботи АЦП На додаток до стандартного Восьмирозрядних АЦП послідовних наближень ІС цього типу містять також 16-канальний аналоговий мультиплексор (див главу 2) з чотирирозрядний […]

На рис 921 представлена ​​схема організації інтерфейсу між АЦП ADC0816/17 і класичним мікропроцесором типу 8080 (INS8080 8224 8228) Наведений приклад узгодження досить простий, так як центральний процесор INS8080 має в режимі введення виведення (I / O) окремі строби зчитування (I / OR) і запису (I OW), тобто окрему адресацію вводу / виводу У результаті в […]